Дисциплины:Проектирование устройств и систем с высокоскоростными соединениями — различия между версиями
Материал из Кафедра Автоматики и телемеханики
(Новая страница: «==Проектирование устройств и систем с высокоскоростными соединениями== * '''Преподаватель…») |
|||
Строка 31: | Строка 31: | ||
[http://file.at.pstu.ru/nauka/umkd/Goncharovsky/Recomendation_SRS_PUSVS.doc Рекомендации по выполнению СРС]<br> | [http://file.at.pstu.ru/nauka/umkd/Goncharovsky/Recomendation_SRS_PUSVS.doc Рекомендации по выполнению СРС]<br> | ||
[http://file.at.pstu.ru/nauka/umkd/Goncharovsky/Recomendation_ARS_PUSVS.doc Рекомендации по выполнению АРС]<br> | [http://file.at.pstu.ru/nauka/umkd/Goncharovsky/Recomendation_ARS_PUSVS.doc Рекомендации по выполнению АРС]<br> | ||
+ | |||
+ | [[Категория:Дисциплины]] |
Текущая версия на 22:28, 18 ноября 2015
Проектирование устройств и систем с высокоскоростными соединениями
- Преподаватель: Гончаровский О.В.
Дисциплина «Проектирование устройств и систем с высокоскоростными соединениями» относится к вариативной части цикла профессиональных дисциплин и является дисциплиной по выбору магистерской программы 22040051.68 «Распределенные компьютерные информационно-управляющие системы». В результате освоения дисциплины обучающийся должен демонстрировать следующие результаты освоения:
- Знать:
- базовые понятия ввода-вывода;
- организацию программируемой логики с высокоскоростными трансиверами;
- составляющие целостности сигнала;
- стробоскопические осциллографы, рефлектометры во временной области и анализаторы цифровых систем;
- компоненты интерфейса высокоскоростного ввода-вывода SERDES;
- модели элементов схем ввода-вывода.
- Уметь:
- анализировать организацию и особенности ввода-вывода высокоскоростных трансиверов программируемой логики;
- измерять специализированными приборами отражение сигналов и задержку их распространения для определения целостности сигнала;
- использовать SPICE-модели, IBIS-модели и S-параметры для моделирования устройств;
- использовать язык проектирования аппаратуры VHDL для моделирования пользовательских протоколов для передачи по интерфейсу SERDES.
- Владеть:
- навыками изучения и применения в проектах новы элементов программируемой логики с высокоскоростными трансиверами;
- навыками построения схем измерения для исследования целостности сигнала;
- навыками разработки синтезируемых моделей на языке VHDL пользовательских протоколов для передачи по интерфейсу SERDES.
Учебно-методические документы дисциплины
Аннотация дисциплины
Презентация
Рабочая программа
Методические указания по выполнению СРС
Рекомендации по выполнению СРС
Рекомендации по выполнению АРС